类别 | 项目 | 参数详情 |
---|---|---|
板卡描述 | FPGA | 1 颗超大容量 V7 FPGA,用于数据和逻辑接口;另板载 1 片 K7 FPGA,用于 VME 总线接口逻辑 |
内存 | 大于 128MB 程序 FLASH 实现程序存储及加载和大于 2GB 的数据存储; | |
VME | A24 窗口 1MByte 寄存器空间和 VME A322MByte 数据空间; | |
打包、解包 | 时间均不高于 10us; | |
接口性能 | 网口 | 1 个以太网口 |
IO 接口 | 1 个 | |
SRIO | FPGA 实现背板的 SRIO 与板内总线的接口转换,60x 输 GTX 数量,带宽可达 5Gbps; | |
GTX | FPGA 实现背板的 GTX 与板内总线的接口转换,12x 输 GTX 数量,带宽可达 5Gbps; | |
总线 | 通过 VME 总线进行交换路由配置及管理,也可选本地以太网配置管理; | |
CPLD | 系统通过 CPLD 监控单板状态,进行单板复位、配置; | |
以太网口细节 | 1 个以太网口,RJ - 45 标准定义;状态指示灯,可编程序控制;隐藏式单板复位按键; | |
后 IO 接口 | VPX 连接器采用 VPX 一体化模块式连接器,符合 OpenVPX 及 VITA46.1 规范; | |
标准定义 | SLT6 - PAY - 4P1Q2U2T 6U OpenVPX 标准 MD06 - SWH - 20U19F - 12.4.1 - n 定义,支持 VME64x 从卡接口 | |
标准 | — | 6U OpenVPX 标准,兼容 VITA46.1 规范 |
软件 | — | Vivado2022.2 |